Kaveri及未來的APU面對的一個難題就是記憶體頻寬不能匹配GPU性能增長,Intel的解決方式是集成高速eDRAM緩存,但是AMD不會選擇Intel的道路,他們寄希望於JEDEC未來的HBM及WIO2規範。
後藤大叔的文章又來了,上周他撰文分析了AMD Kaveri APU的架構及工藝(CPU、GPU及工藝三重升級,Kaveri APU詳解),後者的GPU部分非常大,將整合512個GCN流處理器單元,數量和性能都會比目前的Trinity/Richland APU提升很多,但是Kaveri APU也不是沒有挑戰的。
細心的讀者應該會記得Kaveri APU的512個GCN單元在規模上會達到HD 7750顯卡的級別,但是性能肯定會比HD 7750差好多,其中一個主要原因就是頻寬問題,HD 7750搭配128bit GDDR5緩存的頻寬是72GB/s,而Kaveri APU支持的是雙通道128bit DDR3記憶體,即便上到DDR3-1866,總頻寬上跟獨顯也不能相比,更何況這個頻寬還是要跟CPU分享的。
後藤弘茂今天這篇文章就是講AMD如何解決未來APU的頻寬問題的,這裡討論的是未來的技術,並不一定能在Kaveri APU上實現。
APU頻寬問題:eDRAM雖好,代價太高

沒有留言:
張貼留言